隼瞻科技重磅发布DSA处理器敏捷开发平台ArchitStudio,引领RISC-V专用处理器设计革命

隼瞻科技 2025-07-16 20:59



新品发布



今日,第五届 RISC-V 中国峰会在上海张江科学会堂盛大启幕。作为本次峰会的亮点活动,由芯昇科技主办、隼瞻科技协办的 RISC-DSP 指令集研讨会暨 VDSP IP 发布会汇聚了行业内的顶尖专家、资深学者与领军企业代表,共同聚焦 RISC-V 生态的创新突破与未来发展。


会上,隼瞻科技正式发布了其全新自研产品 DSA 处理器敏捷开发平台 —— ArchitStudio 。该平台的面世,不仅是隼瞻科技在专用处理器开发领域多年技术沉淀的结晶,更意味着 DSA 处理器开发迈入了敏捷化、高效化的全新阶段,为整个行业的创新发展点燃了新的引擎。






随着人工智能、具身机器人、低空经济、HPC等领域的发展,DSA处理器的应用场景不断增加。在追求极致效率与创新的垂直应用领域(如AI、网络、存储、音视频处理等),DSA处理器凭借其卓越的性能功耗比,正成为推动技术革新的核心引擎。据市场调研机构预测,未来几年,定制化处理器市场规模将以每年20%的速度增长。


然而,传统DSA处理器的设计之路却布满荆棘:技术门槛高不可攀、项目复杂度指数级增长、设计指标难以早期评估、实现端工作浩如烟海、人力与时间投入巨大……这些痛点严重阻碍了创新想法的快速落地。而随着RISC-V架构的兴起,DSA处理器已成为极其重要的应用方向。通过结合RISC-V的开源特性和DSA的定制化能力,未来有望在新兴市场中与传统架构(如x86和ARM)展开更有力的竞争。


破局时刻已至! 隼瞻科技全新发布的划时代解决方案——基于RISC-V架构的DSA处理器敏捷开发平台 ArchitStudio,不仅仅是一个工具,更是一个旨在彻底变革DSA处理器设计范式的全栈式平台,让DSA处理器的开发从此敏捷、高效、触手可及。




ArchitStudio:

DSA处理器的“一站式”智能设计工厂



ArchitStudio平台的核心使命,是将复杂、冗长且充满不确定性的DSA处理器设计流程,转变为高度自动化、智能化的敏捷开发体验。它集成了隼瞻科技在处理器架构、自动化工具链领域的深厚积累,提供从架构探索到产品交付的完整支持:



01

Archit Analyzer

丰富的分析引擎,精准定位自定义指令集




自动生成IA仿真,CA仿真等丰富多样的Profiling性能统计工具,帮助设计师精准定位设计瓶颈和性能问题,优化决策




Archit Analyzer提供处理器汇编指令的运行信息,包括指令统计饼状图,指令细粒度的分析、运行周期数等信息。用户可以根据Profiling的结果判断处理器运行的效率情况,多层次性能分析输出,辅助业务优化




Pipeline Stall分析,辅助算法优化,通过分析流水线阻塞点(stall)和指令覆盖率,软硬件协同定制指令优化方案,显著提升特定算法的执行效率




结合算法行为特征与目标工艺库,构建从指令级到模块级再到系统级的功耗预测模型,精准定位功耗点,优化能效比达15%-30%




02

Archit Compiler

强大的RISCAL架构描述语言,对架构与指令集进行描述和编译




基于目标垂直领域的核心算法,平台内置的高度智能化DSA架构探索引擎可辅助设计师进行关键架构决策与设计




采用隼瞻自研的高级架构描述语言“RISCAL”和对应的编译框架,让设计师能够高效、精确地描述专用处理器的架构意图,并将其编译为统一的中间表示(Wingsemi Intermediate Representation),为后续自动化流程奠定坚实基础




平台提供可配置的RISC-V基础处理器家族作为起点,用户可在此基础上灵活自定义处理器架构和指令集(ISA),并集成可配置的DSP组件,满足特定领域的计算需求




构建处理器微架构参数(流水线深度、缓存容量、分支预测策略等)的高维设计空间,利用深度强化学习(DRL)算法探索性能(DMIPS/MHz)、面积(mm²)、功耗(mW)的PPA最优解,开发效率相比传统模式有极大提升




所见即所得的代码及组件生成模式将繁琐的底层代码设计编写转变为“乐高”式模块搭建,赋能架构师与算法工程师从更高的场景及算法及处理器全局角度解决问题




03

Archit Generator

全流程“一键式”自动化生成引擎




基于RISCAL描述的精确定义,ArchitStudio集成了强大的自动化生成引擎:


  1. RTL源代码生成引擎: 直接生成可综合、高质量的硬件描述代码。

  2. 验证环境(UVM)生成引擎: 大幅加速芯片验证流程,确保设计正确性。

  3. GCC/LLVM编译器生成引擎: 为定制指令集生成优化的编译工具。

  4. 软件工具链(SDK)生成引擎: 提供完整的软件开发环境




“一键式”生成完整的、可直接投入使用的RISC-V定制处理器IP包(包含HDK硬件开发包和SDK软件开发包)




自动化生成引擎将传统需要数月甚至数年的繁重手工编码与集成工作缩短到数周时间,极大降低人力投入,显著提升项目交付效率与确定性





为何选择ArchitStudio?




01

极致的DSA性能

通过DSA指令集和架构的设计,大幅提升处理器的PPA指标



02

大幅降低门槛

让更多领域的工程师能够参与并主导DSA处理器的设计



03

显著缩短周期

从架构定义到获得可用的IP包,时间压缩数倍,加速产品上市



04

提升设计质量

自动化流程减少人为错误,统一中间表示确保各环节一致性



05

早期精准评估

智能探索引擎助力更早、更准确地评估PPA设计指标



06

聚焦核心创新

设计师得以从繁重的底层实现中解放,专注于最具价值的架构创新和算法优化



07

拥抱RISC-V生态

基于开放、活力的RISC-V指令集,确保处理器的灵活性和生态兼容性



ArchitStudio的亮相不仅是隼瞻科技在 RISC-V 领域的重要突破,更是行业开发模式升级的里程碑。其图形化与专业化工具的结合,让处理器设计从 “精英专属” 走向 “普惠创新”。未来,随着平台与各行业场景的深度融合,将催生更多定制化处理器方案,加速 AI、边缘计算等领域的技术落地。隼瞻科技将以开放姿态共建生态,让敏捷开发成为常态,推动 RISC-V 在全球芯片格局中占据更重要的地位。






关于隼瞻科技






隼瞻科技是一家聚焦DSA处理器设计创新的高科技企业,致力于打造基于 DSA(专用指令集架构)的RISC-V技术体系。公司依托三大核心技术板块 —— 自主研发的RISC-V处理器核、高效敏捷的DSA处理器敏捷开发平台,以及可灵活定制适配多元模型的NPU模块,构建起高度模块化的解决方案体系。通过自由组合的产品架构,精准响应AIOT、DSP、5G 网络、汽车电子、人工智能等复杂芯片场景的差异化需求,为行业提供兼具性能与灵活性的解决方案。



声明:内容取材于网络,仅代表作者观点,如有内容违规问题,请联系处理。 
AR RISC-V 处理器
Copyright © 2025 成都科技区角科技有限公司
蜀ICP备2025143415号-1
  
川公网安备51015602001305号