
公司计划年内完成第二次流片,2027年实现全面量产。

德国初创企业Ubitium宣布首款通用型 RISC‑V 处理器已成功完成流片。该芯片采用三星晶圆厂 8 纳米工艺制造,面向规模达 1150 亿美元的嵌入式计算市场,涵盖汽车、工业设备、消费电子等内置计算设备领域。
此次流片于2025年12月完成,是芯片量产前的关键一步,也标志着这家致力于整合当前碎片化专用处理器体系的企业,从概念迈入实体芯片阶段。
消除嵌入式领域的 “拼凑式架构”
长期以来,嵌入式计算依赖不同芯片完成特定任务。现代汽车过去仅使用少量芯片,如今处理器数量已超 200 颗,每颗都配有独立软件栈、专用工具链与不同供应商。这种趋势导致开发周期拉长,代码量超 1.5 亿行,也让厂商面临脆弱的供应链风险。
Ubitium 此次流片的处理器旨在整合这类 “拼凑式” 的杂乱硬件架构。该公司没有采用分立的 CPU、GPU、DSP 或 FPGA,而是设计了单一统一架构来承载各类负载。这项创新的核心是通用处理阵列(Universal Processing Array),一个包含 256 个处理单元的软件定义系统,可在运行时即时切换执行模式。
此外,该芯片能在通用操作系统处理器与并行 AI 加速器之间灵活切换,避免了在不同芯片间传输数据带来的延迟。
基于三星 8 纳米工艺的流片,验证了核心处理阵列与 LPDDR5 内存接口。对 Ubitium 而言,证明单颗处理器能在同一裸片上完成通用计算、实时处理与 AI 任务,是迈向商业化的重要一步。
Ubitium 首席技术官 Martin Vorbach 表示:“这次流片将我们长期秉持的理念变成了实体芯片。嵌入式负载已经超出了行业现有架构的承载能力,架构整合不再是选择,而是必然。”
芯片行业资深人士组成的核心团队
这款流片芯片背后的技术历经 15 年打磨。Vorbach 在德国与美国加州库比蒂诺主导研发了与负载无关的核心微架构,目标是重新诠释 1967 年提出、主导通用计算数十年的 Tomasulo 算法。
为推动技术商业化,Vorbach 与在卡尔斯鲁厄理工学院相识的首席执行官 Hyun Shin Cho 合作。团队还包括拥有英特尔、德州仪器、Dialog Semiconductor 资深经验的 Peter Weber 担任董事长。
Ubitium 成立于 2024 年 6 月,在去年年底完成 370 万美元种子轮融资后加速研发。本轮融资由 Runa Capital、Inflection 与 KBC Focus Fund 联合领投,支持 Ubitium 完成架构验证,并为早期客户准备初代开发套件。
Ubitium 首席执行官 Hyun Shin Cho 表示:“规模 5000 亿美元的处理器行业,一直被计算任务之间的壁垒所束缚。我们正在打破这些边界。我们的通用处理器能在一颗芯片、一套架构上实现 CPU、GPU、DSP、FPGA 的全部功能。这不是渐进式改良,而是范式转移,是 AI 时代所需要的处理器架构。”
RISC‑V开放架构的重要里程碑
此次流片不仅是 Ubitium 的重大突破,也是 RISC‑V 生态的关键节点。RISC‑V 是开放标准指令集架构,已快速普及并支撑数十亿设备。但目前行业大多仍用 RISC‑V 搭建传统内核,处理复杂负载仍需外接加速器。
Ubitium 新款芯片将开源架构拓展至传统框架之外,在完全兼容 RISC‑V 的同时,无需协处理器即可处理雷达处理、实时音频、边缘 AI 推理等复杂任务,进一步拓展了 RISC‑V 的边界。
该处理器支持标准 RISC‑V 工具链,可同时运行 Linux 与实时操作系统(RTOS)。统一软件栈消除了对厂商专属编译器或专用语言的依赖,帮助工程师快速创新、缩短开发周期。
迈向量产之路
Ubitium顺利流片得益于产业合作:与三星晶圆厂合作制造、ADTechnology负责设计收尾、西门子数字化工业软件提供流片前验证。借助先进EDA工具,Ubitium 在首颗芯片流片前就完成系统行为验证,降低集成风险。
未来,厂商采用这款通用处理器将获得显著优势:多组件整合为单颗芯片,可简化设计、缩短认证周期、降低成本。
随着初代芯片验证完成,Ubitium 已准备进入下一阶段部署。公司计划年内完成第二次流片,2027年实现全面量产。
