前几天群里有小伙伴问了一个问题:“这颗芯片的FB引脚为什么串了一个1kΩ的电阻?”如下图1所示RT:说实在的,buck电路应用经常见,不过这种也是第一次看到,带着这个问题,我查了下这颗芯片的技术手册,看下有没有答案,一般来说应用中的问题都可以在规格书中查到,所以硬件工程师必须具备的一个重要能力就是熟练掌握阅读各类规格书的能力,既要总览全局,粗略读,也要粗中有细,学会精读。图 1 典型应用芯片的功能框图,硬件工程师一般应用多一些,这块我们一般不看,做芯片的工程师或者AE会研究的多一些。图 2 芯片框图我们在PCB Layout Guidelines这里找到了答案,对于FB引脚,在走线时尽量保持越短越好,如果因为一些外围器件尺寸问题导致反馈线太长时,就需要加一个RT电阻。 图 3 PCB Layout Guidelines规格书上还有很多细节的东西,比如每个引脚功能及应用注意点,典型设计中,buck电路中的各个器件如何选型的,都有计算公式在,另外还有芯片各种模式和场景下的测试图形,都有助于我们积累知识。许多工程师问我如何提升?我觉得多关注这些细节,日积月累就会有所提高。