SoC 设计:四个技术视频+技术资料

EETOP 2025-09-20 12:19

解锁当今复杂SoC的设计

随着半导体工艺节点不断微缩、多芯片集成需求增长,以及对高性能低功耗芯片的要求日益严苛,SoC(系统级芯片)的设计和集成变得前所未有的复杂。下面四个SoC设计课程,将从不同的维度,向您详细介绍如何使用Arteris 网络-on-chip IP 和SoC集成软件征服当今SoC的复杂性。

资讯配图

扫码获取视频课

资讯配图
资讯配图
资讯配图

视频内容概要


视频1:IP-XACT in 

SoC Development Automation

  • IP-XACT 的历史及演化

  • IP-XACT 1685-2022标准对IP开发者和SoC开发者带来的好处

  • IP-XACT 的TGI,以及基于IP-XACT 的SoC开发自动化

  • 结合use case 分享基于IP-XACT 的SoC开发自动化的流程和方法学


视频2:Magillem Connectivity 

for SoC Integration Automation

介绍Arteris 的 Magillem Solution 如何应对现代SoC 集成面临的挑战,以及集成工具Magillem Connectivity 的核心功能和特性。


视频3:软硬件接口(HSI)描述语言 

CSRSpec & SystemRDL

  • 硬件和软件接口在当今设计中的挑战

  • CSRSpec的基本构建块(包含CSRSpec的property和 objects)

  •  CSRSpec 和 SystemRDL的对比

  • 通过示例文件,展示CSRSpec的实际应用方式


视频4:Arteris 软硬件接口(HSL)工具 

Magillem Registers

Magillem Registers是一款全面的软硬件接口(HSI)自动化解决方案,旨在快速开发大型复杂的SoC设计。它提供了一种单一来源的真相方法,不仅针对传统的寄存器管理需求,还解决当今大规模SoCde HW/SW集成挑战,能够快速且可扩展地实现自动化。

声明:内容取材于网络,仅代表作者观点,如有内容违规问题,请联系处理。 
Soc
more
SoC的时钟设计概述
一文搞懂:CPU, MCU, MPU, SoC, DSP, ECU, GPU 和 FPGA 的核心区别
雷军:自研「手机SoC」中低端完全没机会
ASIP Designer加速无线通信SoC及MIMO球形译码专用处理器设计|公开课预告
技术视频+资料|复杂SoC 设计
Tape-out生死时速:华大九天Argus重塑大规模SoC芯片物理验证效率!
【全球汽车新技术观察】 7月下期〡麦格纳推出集成式舱内感知系统;博世发布全新SoC系列
厉害了!国产ARM+FPGA SoC突围,看看有多强悍!
从设计到代码全自主!力同科技A8无线射频SoC再获权威认证
英伟达(Nvidia )探索部署 SOCAMM,助力下一代人工智能系统
Copyright © 2025 成都区角科技有限公司
蜀ICP备2025143415号-1
  
川公网安备51015602001305号